Search Results (All Fields:"CAD", isMemberOf:"oaingeec:ing-elec-col-f065d762b0e0c", Date:" [2006\-01\-01T00\:00\:00Z TO 2006\-12\-31T00\:00\:00Z] ", Author:"Santiago Emilio Acha Alegre")

Resultados de la Navegación (577)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 1 de 12

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 214 76
Comportamiento de una puerta lógica NOR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 269 52
Problema propuesto 4.8 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 220 64
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 345 44
Problema propuesto 8.6 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 265 84
Minimización de una función lógica de 3 variables (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 317 57
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 302 65
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 297 54
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 215 65
Problema propuesto 5.4.11 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 191 52
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 210 67
Problema propuesto 4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 226 61
Circuito biestable R-S síncrono activo por nivel..2 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 362 70
Problema propuesto 4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 203 60
Circuito lógico de un comparador de 2 bits (soluc. alternativa 3) (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 361 68
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 284 68
Problema propuesto 5.15.1 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 209 67
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 311 79
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 354 61
Problema propuesto 5.7.2 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 199 64
Problema propuesto 6.6 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 188 73
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 334 52
Problema propuesto 4.17 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 234 64
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 206 76
Circuito generador/detector de paridad CI 74180 (2º caso) (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 624 95
Circuito lógico de un generador de paridad de 8 bits (segunda configuración) (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 965 143
Problema propuesto 4.8 (soluc. alternativa) (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 242 72
Problema propuesto 4.6 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 194 72
Complementador a dos (VHDL parte 3). (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 247 56
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 508 97
DAC de simple rampa de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 304 62
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 240 46
Circuito generador/detector de paridad CI 74180 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 934 145
Problema propuesto 4.16.2 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 226 78
Comportamiento de una puerta lógica XOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 324 44
Circuito biestable T síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 353 47
Circuito biestable R-S síncrono activo por nivel..1 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 419 54
Problema propuesto 5.5 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 196 72
Problema propuesto 5.4.10 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 203 54
Problema propuesto 4.5 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 246 66
Problema propuesto 7.1 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 244 64
DAC de 8 bits de resistencias ponderadas1 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 208 58
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 230 77
Problema propuesto 4.18 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 265 67
Problema propuesto 4.4 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 213 55
Problema propuesto 5.4.5 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 225 69
Problema propuesto 5.7.3 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 211 57
Problema propuesto 4.18 (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 222 56
Complementador a dos (VHDL parte 1). (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 247 49
Proceso de conversión de expresiones en sumas de productos a puertas NAND. (Requiere Plataforma OrCAD 9.1 ó superior)  6.24 302 55

Página 1 de 12

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »